Current position: Home >> Scientific Research >> Paper Publications

电子式互感器合并单元同步时钟模块的设计

Release Time:2019-03-10  Hits:

Indexed by: Journal Article

Date of Publication: 2011-08-15

Journal: 低压电器

Issue: 15

Page Number: 23-28

ISSN: 1001-5531

Key Words: 电子式互感器;同步时钟;合并单元;可编程逻辑门阵列器件;误差校正

Abstract: 利用全球定位系统(Global Positioning System,GPS)时钟信号和晶振时钟信号精度互补的特点,提出了一种利用GPS时钟同步晶振时钟的新方法.采用除法电路和余数分摊的策略进行误差校正,使采样脉冲均匀准确,进一步减小各合并单元提供的采样脉冲之间的同步误差,同时在GPS时钟丢失时能减小积累误差,保持更长时间的同步.软件仿真和硬件实验均证明此方法的有效性.

Prev One:采用电网高压母线负载电流供能的光控真空开关模块操动机构电源设计

Next One:Research on breaking capacity of hybrid circuit breaker based on vacuum interrupter and SF 6 interrupter in series