![]() |
个人信息Personal Information
副教授
博士生导师
硕士生导师
任职 : 本科教学管理办公室主任
性别:男
毕业院校:哈尔滨工业大学
学位:博士
所在单位:软件学院、国际信息与软件学院
学科:软件工程. 计算机系统结构
办公地点:大连市开发区图强街321号大连理工大学软件学院综合楼423室
联系方式:0411-62274417
电子邮箱:wang_jie@dlut.edu.cn
扫描关注
基于Qt的Verilog故障注入工具设计与实现
点击次数:
论文类型:期刊论文
发表时间:2019-01-17
发表刊物:实验技术与管理
卷号:36
期号:1
页面范围:153-155,161
ISSN号:1002-4956
关键字:电路可靠性;容错评价;VerilogHDL
摘要:为方便设计人员验证电子电路的可靠性,设计了基于Qt的Verilog故障注入工具.该工具通过语法语义分析器解析Verilog源文件,获得代码中全部故障注入点;采用故障注入管理器获取用户故障注入参数并传递给底层函数,实现对Verilog工程的故障注入.实验结果表明,该故障注入工具能够根据用户指令对Verilog工程进行故障注入,对电路的容错机制进行可靠分析和评价,对电子电路的容错方案设计有很大帮助.