王开宇

个人信息Personal Information

教授级高工

硕士生导师

主要任职:控制科学与工程学院副院长

其他任职:大连理工大学电工电子国家级实验教学示范中心主任,大连理工大学电工电子国家级虚拟仿真实验教学中心主任

性别:男

毕业院校:德国卡尔斯普厄科技大学

学位:硕士

所在单位:控制科学与工程学院

学科:检测技术与自动化装置

办公地点:理工北门海山楼B1607

联系方式:QQ:1944765955

电子邮箱:wkaiyu@dlut.edu.cn

扫描关注

论文成果

当前位置: 中文主页 >> 科学研究 >> 论文成果

基于FPGA动态自重构的嵌入式系统设计

点击次数:

论文类型:期刊论文

发表时间:2009-06-05

发表刊物:中国集成电路

卷号:18

期号:6

页面范围:44-48

ISSN号:1681-5289

关键字:动态自重构;FPGA;微处理器;嵌入式系统;IP核

摘要:本文提出了一种设计动态自重构系统的设计方法.这种方法可以有效地利用现有的IP核,将其经过处理就可以作为动态重构系统的可重构IP核使用.该方法可降低开发成本,缩短设计周期,同时应用动态重构技术的系统层设计是目前的研究热点.本设计使用Xilinx公司新推出的ISE8.2i、EDK8.2i和PlanAhead9.2.7 FPGA开发工具,依托XUP Virtex-Ⅱ Pro xc2vp30 FF896-7 FPGA开发板为平台,以其内嵌微处理器为核心搭建了一个可重构系统.该设计有3个重构区域,每个区域有至少两个配置文件,可根据需要在软件程序的调配下实现动态配置.由此系统功能的灵活性和硬件资源的利用率将得到改善.