Release Time:2019-03-10 Hits:
Indexed by: Conference Paper
Date of Publication: 2006-05-01
Page Number: 1090-1096
Key Words: 载波频偏估计;FPGA;突发性通信
Abstract: 在研究适用于突发性通信模式的载波频偏估计算法的基础上,提出了一种高效实现该算法的硬件结构,在该结构基础上构建的以FPGA为平台的零中频接收机基带处理器具有较小的处理时延,能保证高码速下的实时通信,其可编程特性也为改善系统性能和升级系统功能带来很大的灵活性.