- 基于FPGA的多通道同步数字锁相放大器
- 点击次数:
- 论文类型: 期刊论文
- 发表时间: 2019-06-26
- 发表刊物: 大学物理实验
- 卷号: 32
- 期号: 3
- 页面范围: 5-9
- ISSN号: 1007-2934
- 关键字: 数字锁相放大器;多通道检测;同步检测;互相关;FPGA
- 摘要: 针对多通道弱信号检测的需求,提出了基于FPGA的多通道数字锁相同步检测技术方案.锁相放大器的相敏检波和低通滤波功能采用数字互相关算法实现.通过理论分析,优化了系统设计参数,减少了离散化效应和量化误差对锁相高次谐波抑制能力和动态储备的影响,并用仿真程序对互相关算法和选定的参数进行了验证.所研制的基于FPGA的四通道同步数字锁相放大器具有体积小和成本低等特点,其动态储备达100 dB,极限检测灵敏度达到10 nV,输入噪声密度为7.4 nV/Hz,通道隔离度大于80 dB.